CEA
HPC Calcul haute performance
AccueilComplexe de calculLogiciels pour le HPCRecherche et developpementsCollaborations
Accueil /Actualités 2020 2019 2018 2017 2016 2015 2014 2013 2012 2011 2010
   
Les actualités 2019

   
 

Journée CCRT 2019

Jeudi 12 décembre au TGCC

Cette année la journée CCRT a été bicéphale, avec une première partie présentant les retours d’expérience et les cas d’usage du CCRT pour des partenaires comme l’Ineris, l’IRSN, Soleil, Thales DMS, Valeo et le CEA/DEN. La deuxième partie a présenté les premiers pas du Cerfacs, d’EDF, de l’IFPEN, du CEA/DAM dans le domaine du quantique et en particulier sur le simulateur quantique Atos (QLM) du CCRT .

En savoir plus


 

Supercomputing 2019

17 au 22 novembre, Denver, Colorado, États Unis

Les équipes du CEA étaient présentes à Denver (Colorado) du 17 au 22 novembre pour le plus grand événement annuel du HPC. La simulation numérique, le traitement massif de données, l'intelligence artificielle, rendus possibles ou boostés par le HPC, constituent une panoplie indispensable à la recherche scientifique, technologique et industrielle.

En savoir plus


 

Séminaire SISMA 12 septembre 2019

Informatique Scientifique & Mathématiques Appliquées

 

Machine learning for fluid dynamics can data-driven approaches
assist physical modeling?


Corentin Lapeyre (CERFACS – COOP team)

 

Campus Ter@tec.

En savoir plus
 



 

Séminaire SISMA 5 septembre 2019

Informatique Scientifique & Mathématiques Appliquées

 

Modélisation et simulation multi-échelles pour les écoulements
et les transferts dans les milieux diphasiques hétérogènes


Stéphane Vincent (Université Paris Est – Marne la Vallée)

 

Campus Ter@tec.

En savoir plus
 



 

Séminaire INHP@CT:

Driven Development philosophy and 9 years usage feedback for research in HPC

Lundi 8 juillet 2019 au Campus Ter@tec.

Sébastien VALAT, Ingénieur à ATOS/BULL.
 


Résumé
"Nowadays HPC systems still continue growing and offer capabilities to handle more and more complex simulations. It goes with a large increase in complexity to be managed by the engineers and researchers who develop the software stack. Test Driven Development (TDD) is a well-known technic in many fields now, more on the Java, python and web world. On the HPC side, this is not so often used or known for many reasons: legacy codes/languages, research developments, not trained developers.... "

En savoir plus : Site INHP@CT


 

Publication sur les grands challenges Joliot-Curie

24 juin 2019

Après un appel à candidatures lancé par GENCI auprès des différents Comités Thématiques représentant les disciplines utilisatrices, 15 Grands Challenges ont donc été retenus et ont partagé le supercalculateur entre mai et juillet 2018 pour la partition Skylake et entre juin et septembre 2018 pour la partition KNL.

En savoir plus


 

Séminaire INHP@CT:

Retour d'expérience : gestion de configuration et intégration continue.

Vendredi 21 Juin 2019 au Campus Ter@tec.

Olivier DELHOMME et Thomas MEJEAN, Administrateurs Systèmes au CEA DRF à Evry, ont présenté leur travaux «Retour d'expérience : gestion de configuration et intégration continue.
 


Résumé
"Nous présenterons notre manière de gérer la configuration des serveurs et comment nous parvenons à ***effectuer*** l'instanciation d'applications pour les utilisateurs avec puppet à l'aide d'exemples concrets.
Enfin nous verrons comment nous donnons de l'autonomie aux utilisateurs grâce à l'intégration et au déploiement continu avec gitlab et rundeck associés à l'infrastructure openstack.
"


 

14ème édition du Forum TERATEC les 11 et 12 juin 2019

Le Forum TERATEC est un évènement majeur en France et en Europe qui regroupe les meilleurs experts internationaux du HPC, de la Simulation et du Big Data, . Il confirme l’importance de ces technologies dans le développement de la compétitivité et des capacités d’innovation des entreprises.

Dans le cadre de ses activités liées au HPC, le CEA DAM Île-de-France y est naturellement représenté comme chaque année.

En savoir plus


 

3 juin 2019

Inauguration du supercalculateur français,

dédié à la recherche française et européenne, Joliot-Curie

Troisième supercalculateur français, Joliot-Curie, d’une puissance actuelle de 9,4 pétaflops deviendra le plus puissant des superordinateurs français dédiés à la recherche dès 2020, en atteignant les 22 pétaflops. Conçue par Atos, leader européen du supercalcul, pour le Grand équipement national de calcul intensif, cette nouvelle machine, hébergée au Très grand centre de calcul du CEA, a été inaugurée le 3 juin 2019 par François Jacq, administrateur général du CEA, Thierry Breton, PDG d’Atos et Philippe Lavocat, PDG du Genci.

En savoir plus


 
Ecole d'été CEA EDF INRIA 2019

Mai 2019

Thème proposé :

  • L’École d’Été d’Analyse Numérique du 13 au 17 mai 2019

  • L’École d’Été d’Informatique du 24 au 28 juin 2019

Lire la suite

Ecole d'été 2019

 

Mieux comprendre le système climatique par la simulation numérique
Communiqué de presse

26 mars 2019

Les scientifiques français contribuent de manière importante à l'effort international destiné à mieux comprendre le système climatique par la simulation numérique.

Les climatologues travaillant à l'Institut Pierre-Simon Laplace (IPSL), faisant notamment intervenir des moyens du CNRS, du CEA, de Sorbonne Université et de l’IRD, au Centre national des recherches météorologiques (CNRM, Météo-France/CNRS) et au laboratoire « Climat, environnement, couplages et incertitudes » (CERFACS/CNRS) annoncent aujourd'hui la publication de nouveaux jeux de données qui promettent de fournir de nouvelles perspectives sur les changements climatiques passés et futurs.

Lire la suite

 


TGCCLe Très grand centre de calcul du CEA installé à Bruyères-le-Châtel qui abrite les supercalculateurs Joliot-Curie, ainsi que Cobalt du CCRT.
©P. Stroppa/CEA


 

Séminaire INHP@CT: Programming for In-Memory Computing

Vendredi 18 janvier 2019 au Campus Ter@tec.

Maha Kooli,chercheur au Laboratoire d'Informatique, Robotique et Microélectronique de Montpellier, a présenté ses travaux sur la PProgrammation In-Memory
 


Résumé
In-Memory Computing (IMC) corresponds to a new data computation concept that brings the computing operations inside the memory units. It has been introduced to overcome the von Neumann bottleneck in terms of data transfer rate and power consumption.
A new IMC system based on SRAM architecture is introduced. It permits performing logic operations (and, or, xor, etc), arithmetic operations (addition, subtraction, etc), and memory operations (set, reset, write, etc). IMC system permits highly parallel computation inside the memory.
At the current research stage, the circuit-level design of the IMC system has not been completed yet. We therefore introduce a dedicated software platform based on LLVM that includes emulation tools to early experiment and evaluate how applications can take advantage of the IMC system. We evaluate the execution time and the energy consumption and we compare to conventional CPU-based systems. We target different application scenarios in various fields (image processing, cryptography, intensive computation).

Salle Valadon (RdC), Campus Ter@tec, 11h – durée: 45 min.

Lire la suite


 
MAJ : Janvier 2020